

#### 4.1 Prezentare teoretică

Scopul acestui laborator este acela de a prezenta sumatorul **carry look ahead** precum și o modalitate de implemetare a operațiilor de adunare, scădere, înmulțire și împărțire în virgulă fixă. Reprezentarea numerelor în virgulă fixă este descrisă în standardul IEEE 754 și se presupune cunoscută.

Cuvintele calculatoarelor sunt compuse din biţi, deci ele pot fi reprezentate ca numere binare. Numărul de biţi din care este compus un cuvânt se alege în funcţie de precizia cu care se doreşte realizarea operaţiilor în calculator. Spre exemplu, un cuvânt de 32 biţi oferă o gamă de reprezentare cuprinsă între 0 şi  $2^{32} - l$  (4.294.967.295).

Numerele într-un calculator pot fi fără semn sau fără semn. În cazul în care un număr este reprezentat fără semn, el se codieră număr pozitiv. Orice calculator folosește pentru numerele binare cu semn reprezentarea în cod complementar față de 2. Această reprezentare are avantajul că toate numerele negative au l în bitul cel mai semnificativ, ea devenind standardul universal pentru aritmetica de întregi a calculatoarelor.

În cazul în care se lucrează cu numere binare de dimensiuni mari: 32, 64 sau 128 biţi, este recomandată citirea/scrierea lor utilizând o bază mai mare decât baza 2 şi care să asigure ulterior conversia rapidă a numărului într-un număr binar.

Deoarece aproape toate dimensiunile de date de calculator sunt multipli de 4, utilizarea numerelor hexazecimale pentru operații de citire/scriere este o soluție des întâlnită. Conversia din binar în hexazecimal se realizează mecanic prin înlocuirea fiecărui grup de patru cifre binare printr-o singură cifră hexazecimală și invers.

# 4.1.1 Proiectarea unei unități aritmetice / logice

Unitatea Aritmetică/Logică (UAL) este dispozitivul care efectuează operațiile aritmetice și logice. Operațiile aritmetice și logice executate de către orice calculator sunt: *adunarea*, *scăderea*, *ŞI la nivel de bit*, *SAU la nivel de bit*.

În calculator, adunarea se efectuează prin adunarea celor două numere bit cu bit de la dreapta la stânga, transportul trecând la următoarea cifră din stânga.

Scăderea folosește adunarea: înainte de a fi adunat, scăzătorul este transformat însă în negativul său.

Se va proiecta un circuit care implementeză operații aritmetice și logice pe 1 bit (UAL de 1 bit), urmând ca acest circuit să fie multiplicat de 32 de ori, pentru a obține o unitate aritmetică/logică, care lucrează cu numere binare de lungime 32 biți (UAL de 32 biți).

Cele mai simple operații de implementat sunt operațiile ŞI şi SAU, care necesită din punct de vedere al resurselor hardware, doar o poartă ŞI cu două intrări, o poartă SAU cu două intrări şi un multiplexor, aşa cum se poate observa în figura: 4.1.a.)



Figura 4.1: UAL de 1 bit care realizează operațiile SI și SAU.

Următoarea operație care va fi implementată este operația de *adunare*. Pentru aceasta se va utiliza un sumator de l bit care va fi adăugat logicii deja existente. Unitatea aritmetică logică de l bit care realizează operațiile: *ŞI*, *SAU* și adunare este prezentată în figura 4.1.b.)

Pentru implementarea operației de scădere mai trebuie adăugat un multiplexor și un inversor resurselor hardware deja existente așa cum se poate observa în figura 4.1.c. Conform acestei figuri, dacă semnalul not\_b = 1 și semnalul cin = 1, atunci se obține scăderea în cod complementar față de 2 a lui b din a.

Tot în figura 4.1.c.) se poate observa că, pentru realizarea operațiilor logice sau al operației de adunare, este suficient ca semnalele not\_b și cin să fie 0. Din această cauză se pot combina aceste două semnale într-o singură linie de control numită not\_b1, ca în figura 4.1.d.)

În cazul în care se adună doi operanzi cu acelaşi semn pot să apară cazuri de depăşire. Acestea trebuie evidențiate pentru a elimina situațiile în care rezultatul obținut poate fi citit/interpretat eronat. O verificare simplă a depăşirii la adunare este să se constate dacă semnalul cin spre cel mai semnificativ bit este diferit de semnalul cout de la cel mai semnificativ bit. Schema finală pentru un

UAL de l bit în care sunt semnalate situațiile de posibilă depășire este prezentată în 4.1.d.)

Un circuit UAL de 32 de biţi se realizeză printr-o înlănţuire de 32 de unităţi UAL de 1 bit. În cazul în care se doreşte introducerea instrucţiunilor de ramificaţie condiţionată, circuitului UAL de 32 biţi i se mai adaugă un inversor şi o poartă logică OR cu 32 de intrări, aşa cum se poate observa în figura 4.2.



Figura 4.2: UAL de 32 biţi.

Aceste instrucţiuni determină o ramificare a controlului, fie dacă două registre sunt egale în conţinut, fie dacă ele sunt diferite. Verificarea egalității cu ajutorul circuitului UAL se realizează prin scăderea lui b din a şi apoi testarea rezultatului cu zero. Astfel, dacă se adaugă hardware pentru a se verifica dacă rezultatul este 0, se poate testa egalitatea. Metoda cea mai simplă de calcul presupune efectuarea unui SAU între toate ieşirile, apoi acest semnal să fie scos printr-un inversor.

$$ZERO = \overline{rezultat_{31} + rezultat_{30} + \dots + rezultat_{1} + rezultat_{0}}$$

$$(4.1)$$

### 4.1.2 Sumatorul cu anticiparea transportului

În vederea determinării factorilor *generare* și *propagare* transport se pornește de la ecuația care determină transportul de intrare pentru sumatorul 1.

$$c_1 = b_0 * c_0 + a_0 * c_0 + a_0 * b_0 \tag{4.2}$$

Factorizând ecuația 4.2, se obține următoarea ecuație:

$$c_{i+1} = b_i * c_i + a_i * c_i + a_i * b_i = a_i * b_i + c_i * (a_i + b_i)$$

$$(4.3)$$

Dacă în această ecuație se notează termenul  $a_i * b_i$  cu  $g_i$  și  $a_i + b_i$  cu  $p_i$  atunci ecuația 4.3 devine:

$$c_{i+1} = g_i + p_i * c_i \tag{4.4}$$

Termenii  $g_i$  şi  $p_i$  se numesc generare transport şi propagare transport. Dacă în ecuația 4.4 se presupune că  $g_i = 1$ , atunci rezultă că  $c_{i+1} = 1$ . Aceasta înseamnă că sumatorul generează un

transport către sumatorul următor, independent de valoarea intrării c. Anolog, dacă se presupune în ecuația 4.4,  $g_i = 0$  și  $p_i = 1$  atunci rezultă că  $c_{i+1} = c_i$ , adică sumatorul propagă transportul de la intrare la ieșire.

**Exemplu:** Să se determine ecuțiile pentru un sumator cu anticiparea transportului care realizează suma a două numere binare de 4 biți.

Soluție: Ecuațiile sunt următoarele:

$$c_{1} = g_{0} + p_{0} * c_{0}$$

$$c_{2} = g_{1} + p_{1} * g_{0} + p_{1} * p_{0} * c_{0}$$

$$c_{3} = g_{2} + p_{2} * g_{1} + p_{2} * p_{1} * g_{0} + p_{2} * p_{1} * p_{0} * c_{0}$$

$$c_{4} = g_{3} + p_{3} * g_{2} + p_{3} * p_{2} * g_{1} + p_{3} * p_{2} * p_{1} * g_{0} + p_{3} * p_{2} * p_{1} * p_{0} * c_{0}$$

$$(4.5)$$

Așa cum se observă și în exemplul prezentat, această formă simplificată conduce la un volum considerabil de circuite logice chiar și pentru un sumator de 16 biți. Pentru a înlătura acest inconvenient este nevoie să se treacă la un nivel superior de abstractizare.

Pentru a mări viteza, în cazul folosirii unui sumator de 16 biţi, este necesară efectuarea anticipării transportului cu sumatoare de 4 biţi. Noile semnale, P şi G, vor semnifica propagarea şi generarea transportului la nivel de bloc. Ecuaţiile la nivel de bloc pentru transportul de intrare al fiecărui grup de 4 biţi al sumatorului de 16 biţi sunt prezentate în ecuaţiile 4.6, dar ele sunt asemănătoare cu ecuaţiile 4.5.

$$C_{1} = G_{0} + P_{0} * c_{0}$$

$$C_{2} = G_{1} + P_{1} * G_{0} + P_{1} * P_{0} * c_{0}$$

$$C_{3} = G_{2} + P_{2} * G_{1} + P_{2} * P_{1} * G_{0} + P_{2} * P_{1} * P_{0} * c_{0}$$

$$C_{4} = G_{3} + P_{3} * G_{2} + P_{3} * P_{2} * G_{1} + P_{3} * P_{2} * P_{1} * G_{0} + P_{3} * P_{2} * P_{1} * P_{0} * c_{0}$$

$$(4.6)$$

unde:

$$P_{0} = p_{3} * p_{2} * p_{1} * p_{0}$$

$$P_{1} = p_{7} * p_{6} * p_{5} * p_{4}$$

$$P_{2} = p_{11} * p_{10} * p_{9} * p_{8}$$

$$P_{3} = p_{15} * p_{14} * p_{13} * p_{12}$$

$$G_{0} = g_{3} + p_{3} * g_{2} + p_{3} * p_{2} * g_{1} + p_{3} * p_{2} * p_{1} * g_{0}$$

$$G_{1} = g_{7} + p_{7} * g_{6} + p_{7} * p_{6} * g_{5} + p_{7} * p_{6} * p_{5} * g_{4}$$

$$G_{2} = g_{11} + p_{11} * g_{10} + p_{11} * p_{10} * g_{9} + p_{11} * p_{10} * p_{9} * g_{8}$$

$$G_{3} = g_{15} + p_{15} * g_{14} + p_{15} * p_{14} * g_{13} + p_{15} * p_{14} * p_{13} * g_{12}$$

$$(4.7)$$

Implementarea hardware este prezentată în figura 4.4.



Figura 4.3: Sumator pe 16 biţi

**Exemplu:** Să se determine valorile  $g_i$ ,  $p_i$ ,  $P_i$  şi  $G_i$  ale următoarelor două numere de 16 biţi:  $a = 0001\ 1010\ 0011\ 0011\$ i  $b = 1110\ 0101\ 1110\ 1011$ . Să se determine şi valoarea termenului  $C_4$ .

**Soluție:** Se determină întâi valorile  $g_i = a_i * b_i$  și  $p_i = a_i + b_i$ .

$$a = 0001101000110011$$

$$b = 1110010111101011$$

$$g_i = 000000000100011$$

$$p_i = 11111111111111111$$
(4.8)

Determinarea semnalelor  $P_3$ ,  $P_2$ ,  $P_1$  și  $P_0$  sunt simple operații ŞI între propagările nivelului

inferior.

$$P_{3} = 1 * 1 * 1 * 1 = 1$$

$$P_{2} = 1 * 1 * 1 * 1 = 1$$

$$P_{1} = 1 * 1 * 1 * 1 = 1$$

$$P_{0} = 1 * 0 * 1 * 1 = 0$$

$$G_{0} = 0 + (1 * 0) + (1 * 0 * 1) + (1 * 0 * 1 * 1) = 0 + 0 + 0 + 0 = 0$$

$$G_{1} = 0 + (1 * 0) + (1 * 1 * 1) + (1 * 1 * 1 * 0) = 0 + 1 + 0 + 0 = 1$$

$$G_{2} = 0 + (1 * 0) + (1 * 1 * 0) + (1 * 1 * 1 * 0) = 0 + 0 + 0 + 0 = 0$$

$$G_{3} = 0 + (1 * 0) + (1 * 1 * 0) + (1 * 1 * 1 * 0) = 0 + 0 + 0 + 0 = 0$$

$$C_{4} = 0 + (1 * 0) + (1 * 1 * 1) + (1 * 1 * 1 * 0) + (1 * 1 * 1 * 0 * 0) = 0 + 0 + 1 + 0 + 0 = 1$$

Se observă că la adunarea numerelor a și b de 16 biți există un transport de ieșire.



Figura 4.4: Implementarea unui sumator pe 16 biţi

### 4.1.3 Algoritmul de înmulțire al lui Booth

Acest algoritm oferă o modalitate de a înmuți două numere binare întregi cu semn folosind reprezenarea cod complementar fată de 2.

Algoritmul exploatează faptul că secvențele de 0 din înmulțitor necesită doar deplasare, iar secvențele de 1 din cadrul înmulțitorului, cuprinse între rangurile  $2^k$  și  $2^m$ , pot fi tratate ca  $2^{k+1} - 2^m$ .

**Exemplu:** Se consideră numărul binar 001 110 (+14). Acest număr conține o secvență de 1 între pozițiile  $2^3$  și  $2^1$ . Rezultă k = 3 și m = 1. Numărul poate fi reprezentat ca:  $2^{k+1} - 2^m = 2^4 - 2^1 = 16 - 2 = 14$ .

Înmulţirea M \* 14 (unde M reprezintă înmulţitorul iar 14 deînmulţitul) poate fi realizată ca:  $M * 2^4 - M * 2^1$ . Se observă că produsul poate fi obţinut prin deplasarea înmulţitorului binar M de 4 ori la stânga şi scăderea lui M deplasat stânga, odată.

Algoritmul lui Booth necesită examinarea biţilor înmulţitorului şi deplasarea produsului parţial. Înainte de a deplasa produsul parţial, înmulţitorul poate fi adunat/scăzut la/din produsul parţial conform regulilor:

- 1.  $Q_n = 0$ ,  $Q_{n+1} = 0$  sau  $Q_n = 1$ ,  $Q_{n+1} = 1$  produsul parțial nu se modifică;
- 2.  $Q_n = 1$ ,  $Q_{n+1} = 0$  se scade înmulțitorul din produsul parțial;
- 3.  $Q_n = 0$ ,  $Q_{n+1} = 1$  se adună nmultitorul la produsul partial.

În figura 4.5 sunt prezentate resursele hardware necesare implementării acestui algorithm precum şi biții  $Q_n$  şi  $Q_{n+1}$ .



Figura 4.5: Resursele hardware necesare implementării algoritmului lui Booth.

Semnificația resurselor folosite în figura 4.5 este următoarea:

- **Registru BR** registru care menține valoarea înmultitorului;
- E registru de 1 bit folosit pentru memorarea valorii transportului rezultat în urma operației de adunare;
- Registru AC registru auxiliar de lucru;
- Registrul QR registru care menține valoarea deînmulțitului

 $Q_n$  reprezintă cel mai puțin semnificativ bit al deînmulțitului memorat în  $\mathbf{QR}$ . Un registru suplimentar  $Q_{n+1}$  este adăugat la  $\mathbf{QR}$  pentru a facilita inspectarea celor 2 biți ai deînmulțitului. Acest registru este inițializat cu 0.

Un exemplu numeric pentru algoritmul lui Booth este prezentat în tabelul din figura 4.6a. Algoritmul lui Booth este prezentat sub formă de organigramă în figura 4.6b. Exemplul numeric prezentat presupune că înmulțitorul are valoarea -9 și deînmulțitul are valoarea -13 (-9 x -13).



- (a) Exemplu. ashr = deplasare aritmetică la dreapta
- (b) Înmulțirea a două numere binare cu semn

Figura 4.6: Algoritmul lui Booth

## 4.1.4 Împărțirea numerelor binare în virgulă fixă

Uzual, operația de împărțire este realizată folosind comparări succesive, deplasări și operații de scădere. Împărțirea binară este mai simplă decât împărțirea zecimală, deoarece biții care formează câtul sunt 1 sau 0 și de aceea nu este necesar să se estimeze de câte ori deîmpărțitul sau restul parțial este cuprins în împărțitor.

Resursele hardware necesare implementării operației de împărțire sunt cele prezentate în figura 4.7a. Algoritmul hardware de împărțire a două numere binare în virgulă fixă este prezentat sub formă de organigramă în figura 4.7b.



Figura 4.7: Operatia de împărtire